Procesoare

Western digital anunță procesor de risc swerv

Cuprins:

Anonim

Western Digital a lucrat cu RISC-V Open Instruction Set Architecture (ISA), prin care oricine poate produce un design de procesor fără să plătească nimic în redevențe sau taxe de licență. Acesta a anunțat în sfârșit procesorul SweRV RISC-V cu licență Open Source.

Procesor nou SweRV RISC-V cu licență Open Source

În 2017, compania a promis că va trece la RISC-V în produsele sale de procesare a stocării, în vederea expedierii unui miliard de nuclee în următorii doi ani. De asemenea, Nvidia a început să treacă de la nucleele proprii la RISC-V pentru a conduce intrarea / ieșirea pe produsele sale grafice, Rambus folosește RISC-V pentru piese de securitate și chiar și-a găsit drumul în controlerele de stocare SSD.

Vă recomandăm să citiți articolul nostru pe Windows 10 ARM va putea rula aplicații pe 64 de biți în mod nativ

Nucleul SweRV în sine este o implementare superscalară în două sensuri a variantei pe 32 de biți a ISA RISC-V, care prezintă o conductă în nouă etape capabilă să încarce mai multe instrucțiuni, pentru executare simultană în ordine. Desfășurat în prezent pe un nod de proces CMOS de 28 nm, nucleul rulează până la 1, 8 GHz și obține un randament estimat de 4, 9 CoreMarks pe megegaț.

Western Digital a confirmat că intenționează să folosească SweRV nu numai în propriile produse, ci și să îl lanseze sub licență open source. A făcut-o deja cu două tehnologii de susținere: SweRV Instruction Set Simulator (ISS), prin care părțile interesate pot testa nucleul; și OmniXtend, care implementează o memorie cache consistentă pe o țesătură Ethernet, concentrându-se pe orice, de la procesoare până la GPU și coprocesoare de învățare automată.

SweRV se va lansa în primul trimestru al anului 2019, a confirmat Western Digital. Ce părere aveți despre anunțarea acestui procesor SweRV RISC-V cu licență Open Source?

Fontul Techpowerup

Procesoare

Alegerea editorilor

Back to top button