Procesoare

Amd zen 2 ar avea dubla cache l3 în funcție de Sandra

Cuprins:

Anonim

Caching-ul este o parte foarte importantă a procesoarelor moderne, iar o schimbare majoră a acestei părți a cipului înseamnă, de obicei, că se aduc îmbunătățiri mari în procesorul general. SANDRA indică modificări puternice ale cache-ului Zen 2 L3.

SANDRA vizează 32MB de cache L3 pentru fiecare chiplet Zen 2 cu 8 nuclee

O intrare în baza de date SANDRA a lui SiSoft arată date despre un procesor AMD EPYC AMD și aruncă lumină asupra ierarhiei de cache pentru acest model. Fiecare procesor EPYC Rome cu 64 de nuclee este format din opt chiplete Zen 2 cu opt nuclee fabricate la 7 nm, care converg într-un controlor de I / O fabricat la 14 nm. Acest controler este responsabil de gestionarea memoriei și a conectivității PCIe a procesorului. Rezultatul menționează ierarhia de cache, cu 512 KB de cache L2 dedicat pe nucleu și „16 x 16 MB de cache L3”. Pentru Ryzen 7 2700X, SANDRA citește memoria cache L3 ca „2 x 8 MB L3”, ceea ce corespunde cantității de 8 MB L3 pe CCX.

Vă recomandăm să citiți articolul nostru despre AMD EPYC Rome Performance vs. Intel Cascade Lake în 2S

Dacă SANDRA detectează „16 x 16 MB L3” pentru Roma cu 64 de nuclee, este foarte probabil ca fiecare dintre cele 8 nuclee să aibă două piese cache L3 de 16 MB și ca cele 8 nuclee ale acestuia să fie împărțite în două CCX cu patru nuclee nuclee cu 16MB de cache L3 fiecare. Această duplicare în cache L3 de către CCX ar putea ajuta procesoarele să optimizeze transferurile de date între chiplet și I / O să funcționeze mai bine. Acest lucru este deosebit de important, deoarece matrița I / O controlează memoria cu ajutorul controlerului său monolitic DDR4 cu 8 canale.

AMD a făcut schimbări profunde la nivel de arhitectură cu Zen 2, va trebui să așteptăm până la vânzare pentru a vedea în ce se traduc cu adevărat toate aceste îmbunătățiri, dar deocamdată pare destul de bine.

Fontul Techpowerup

Procesoare

Alegerea editorilor

Back to top button